-
您的当前位置:聚鲁网-国际综合资讯平台 > 综合资讯 >

智原系统单芯片ASIC设计接量连续三年倍数增长

来源:国际文传电讯社 编辑:admin 时间:2019-09-18
导读:

台湾 新竹--(美国商业资讯)--ASIC设计服务暨IP研发销售厂商智原科技(Faraday Technology CorporationTWSE3035)今日发布其系统单芯片(SoC)设计案数量已连续三年倍增,其中以28纳米与40纳米工艺为主;相较于先进工艺,这两个工艺的进入商业门坎较低,相对应的IP布局完整且低风险,为客户提供更具竞争力的SoC成本优势。

28纳米与40纳米为目前半导体市场上的主流工艺,无论是IP、光罩与晶圆等技术均趋于稳定成熟,成本大幅低于FinFET工艺。在这二个工艺上,智原自有开发的完整IP解决方案,皆已在ASIC芯片上通过系统验证,并针对特定应用提供IP客制化服务,以降低量产风险,提高成本效益。在工艺及IP二大基础上,智原以其SoC设计经验、设计整合流程及现成的开发平台,提供客户高质量、低风险、快速上市的SoC设计服务,接案量倍增。

智原科技营运长林世钦表示:“近来我们在28纳米与40纳米的SoC设计案数量显着增加,涵盖了5G、网通、AIoTSSD、投影机、多功能事务机与条形码扫描仪等广泛应用,已累积多元而完整的SoC设计经验与解决方案以因应市场需求,尤其在28纳米与40纳米工艺;我们有信心能满足各应用领域的市场需求。”

关于智原科技

智原科技(Faraday Technology Corporation, TWSE: 3035)为专用集成电路(ASIC)设计服务暨知识产权(IP)研发销售领导厂商,通过ISO 9001ISO 26262认证,总公司位于台湾新竹科学园区,并于中国大陆、美国、日本与欧洲设有研发、营销据点。重要的IP产品包括:I/O、标准单元库、Memory Compiler、兼容ARM指令集CPUDDR 2/3/4、低功耗DDR 1/2/3MIPIV-by-OneUSB 3.X10/100/1000 EthernetSerial ATAPCI Express、可编程高速SerDes,以及数百个外设数字及混合讯号IP


责任编辑:admin
综合资讯
聚鲁网-国际综合资讯平台
本站所有资讯来源于网络 如有侵权请联系
Top